Design Optimization and Realization of 4H-SiC Bipolar Junction Transistors

Tid: Fr 2017-09-01 kl 10.00

Plats: Ka-Sal B (Sal Peter Weissglas), KTH, Kistagången 16, Kista

Ämnesområde: Informations- och kommunikationsteknik

Respondent: Hossein Elahipanah, Avdelningen för elektronik

Opponent: Professor Tsunenobu Kimoto, Department of Electronic Science & Engineering, Kyoto University, Kyoto, Japan

Handledare: Professor Mikael Östling

2017-09-01T10:00 2017-09-01T10:00 Design Optimization and Realization of 4H-SiC Bipolar Junction Transistors (Informations- och kommunikationsteknik) Design Optimization and Realization of 4H-SiC Bipolar Junction Transistors (Informations- och kommunikationsteknik)
Till sidans topp